74LS47的使用特点
它是BCD-7 段解码器/驱动程序是一个数字集成电路,可将BCD代码转换为数字块中的数字,然后我们可以从0-9 中看到数字。解码器原理(7 4 LS4 7 )被解码为编码的反向过程。
它在编码时“翻译”代码给出的含义。
实现解码的逻辑电路成为解码器。
解码器输出与输入代码具有唯一的对应关系。
7 4 LS4 7 是一个具有低输出水平的7 段字形解码器。
它与此处的数字管结合使用。
表2 列出了7 4 LS4 7 的真实表,表明其与数字管的关系。
表2 输入和输出显示数字符号lt( - - )rbi( - - )a3 a2 a1 a1 a0bi( - )/rbo(—) ( - ) 1 0000001 1 1 1 1 1 1 OFF 0xxxx1 00000008 (1 )LT( - ):设置测试光输入以检查数字管的每个部分是否可以正常发射光。
当lt( - - )= 0时,无论输入A3 ,A2 ,A1 和A0的状态如何,解码器输出都较低。
如果驱动的数字管是正常的,则显示8 (2 )BI( - ):设置了点亮输入以控制多位数数字显示的轻式显示。
当bi( - )= 0时。
不管LT( - )的状态和输入A3 ,A2 ,A1 和A0的输入,解码器的输出都很高,从而导致公共阳极数字管被关闭。
(3 )RBI( - - - ):零输入,设置为关闭不打算显示的0。
当每个位a3 = a2 = a1 = a0 = 0时,应显示0,但是在rbi(—--)= 0的动作下,解码器输出都很高。
结果与添加轻信号的结果相同,而0被关闭。
(4 )RBO( - - - ):零输出,它与输入bi( - )的灯光共享一端。
两者都可以彼此结合使用,以实现多位数数字显示的零关控制。
这个译码器如何连接才能点亮数码管
操作电压为5 V。在进入DCBA = 001 0 abcdefg = 001 001 0时,输出。
因此,显示显示“ 2 ”。
如果输入DCBA = 01 1 0,则输出ABCDEG = 1 1 00000,并且监视器显示“ 6 ”。
在7 4 4 7 中,也有来自LT,RBI和BI/ RBO的控制笔,它们的功能如下:电路是BCD 7 段解码器,由NAND GATE,输入缓冲区和7 个NAND目标/驱动器组成。
通常,具有高水槽电流的主动输出可以直接导致显示屏。
七个NAND目标和一个驱动程序成对连接,以生成可用的BCD数据及其对七个Annd -Gates的补充。
其余的NAND门和3 个输入缓冲区用作LT灯 - 倾斜度 - 入口/动态灯灯(BI/RBO) - 端子端子和动态灯-Mezen -terminal(RBI)。
该电路接受4 位二进制代码十进制数字(BCD)输入,并使用辅助输入状态解码输入数据,以促进具有七个段的显示。
输出结构的设计方式使您可以承受7 个段广告所需的相当高的电压。
可以通过其高性能输出晶体管直接提供高达2 4 mA的电能,这是显示屏的每个段所需的。
BCD输入数量为9 或更高的显示模式是识别输入条件的唯一信号。
该电路对前后边缘(RBI和RBO)具有自动控制。
测试灯(LT)可以随时在高水平上进行。
该电路可以驱动普通的阳极二极管或直接在应用中列出白炽灯。
7 4 4 7 的启动系统是使用驱动程序设计的,其逻辑0最高为4 0 mA。
如图3 所示。
注意:如果需要从0到1 5 的输出函数,则必须在高逻辑级别打开或维持点亮输入(BI)。
RBI)必须开放或处于高逻辑水平。
2 (bi)(bi)时时,所有段的输出端都关死。
所有段的输出端都关死。
时,rbi)和输入端b c c,d都处于低电平而试灯输入(lt)为高时为高时为高时则所有段的输出端进入关闭且动态灭灯输出( 则所有段的输出端进入关闭且动态灭灯输出(为高时则所有段的输出端进入关闭且动态灭灯输出( 则所有段的输出端进入关闭且动态灭灯输出( 则所有段的输出端进入关闭且动态灭灯输出(处于低电平(响应条件。
4 当点亮输入/动态点亮输出(BI/RBO)开放或保持高水平,并将低水平添加到测试中 光输入(LT),所有细分市场的输出终端都必须是体操。
*BI/RBO是线和逻辑,用作灯删除(BI)和/或动态灯删除(RBO)。
数字钟的原理是什么?
数字链是一种典型的数字方案,包括时间,分钟和第二米以及时间和显示方案。7 4 1 6 0)和带有解码器的段的数字管。
如图所示,形成第6 个十进制增量的同步6 台仪表的增量仪,由两个零件7 4 1 6 0组成,如图9 .4 -1 所示,单位数计数器(C1 )与A相关十进制形式。
十个-in -in -counter计数器(C2 )选择QC和QB作为反馈终端,并通过门NAND NAND输出控制元件清洁端子(CLR’),并将其连接到十六进制的计算形式。
一个符合的计数器是同步连接到单键计数器的,将单个被视线计数器的携带输出(RCO)的控制端子与十位计数器的可接受端子(ENT)连接在一起一个符合的柜台。
单轴仪表的RCO端子以及QC和QA端子到十位计数器的端子从CO端子显示为传递控制信号的转移。
当相对状态为5 9 时,CO端子会导出高水平,并且在同步级联模式下允许使用高度仪表。
在信号源库中选择1 Hz的方波信号作为计数器测试小时的源。
由于第二和微小的数量以6 0位增量仪表结尾,以简化数字时钟频率系统时的图表,因此我们将使用该连接将零件安装在图9 .4 -1 中的虚拟框中。
工作的特定过程如下:在EWB部分的主边界中创建一个6 0位计数器,关闭建模能力,并在功能测试之后,请确保计数器正常工作。
在虚线上显示的链(图)中选择“创建子电路(createSubcircuit )元素”。
选择方案。
如图9 .4 -3 所示,使用电路替换代表增量增量的6 岁增量增加。
2 使用两个小时7 4 1 6 0形成2 4 /1 2 增加仪表。
在图中,明确的和十二位的仪表都以形式连接十进制计数并同步连接。
选择十位计数器的QB QB端子和通过NAND GATE NAND2 的两个零件仪表的透明端子(CLR')的单弯管控制仪的QC输出端子,并使用状态反馈2 4 来清洁此问题,可以实现2 4 位增量计算。
如果通过NAND1 输出的输出终端选择了1 0位计数器的输出QA终端和单个位置计数器的QB输出终端,请使用两个部分(CLR')和状态控制计数器的透明终端清洁1 2 ,可以达到1 2 位的增加。
按Q按钮启用K开关以选择NAND NAND2 输出或NAND1 输出以转换2 4 和1 2 位增量仪表。
该计数器可以用作数字表的时间。
为了简化数字时钟方案,我们将在图9 .4 -4 所示的2 4 /1 2 机架的虚拟框架中转换链条,并将转换方法与上述6 0位数计数器相同。
连接表的同步仪表2 4 /1 2 摩恩在图9 .4 -5 中显示。
3 数字系统的组成如图9 .4 -6 所示。
在时钟方案的数字方案中,第二和微小的数量通过两个6 0位同步增量计算,并且小时数通过同步增量的2 4 /1 2 数米实现。
第二,分钟和临时计数器是同步连接的。
K开关控制了几个小时的2 4 %和1 00%计算模式的选择。
为了简化方案,选择信号源库中的方波脉冲作为数字手表的第二个脉冲信号。
可以使用振动器,也可以使用石英。
您还可以根据每小时显示的时间添加,每日或dative的显示和每小时的时间通知,因此我不会在此处重复。
通过按S和F键,可以控制S和F开关直接将第二次冲动输入临时和分钟计数器以实现时间校正。
对于图9 .4 -6 所示的数字方案,如果您想进一步替换该方案,您还可以使用连接巢的功能将虚拟框架中的方案转换为常规时钟的较高级别,并使用第一级连接。
将来,当开发使用数字时间作为单个方案的系统时,可以直接提及该方案。
简化系统。
图1 数字电子结构结构2 的图。
第二和微小的时正时电路的设计由数字时钟链制成,该数字时钟链由集成的小数增加计数器(7 4 1 6 0)和带有主解码器的段的数字管组成。
真相表7 4 1 6 0如图2 所示。
根据功能表的表,仪表表的真相表7 4 1 6 0的真实表,十六进制增量的同步计数器,由两个部分7 4 1 6 0组成,如图所示。
3 ,其中一个值计数器(Cl)与十进制形式相关联。
十个-in -in -counter计数器(C2 )选择QC和QB作为反馈终端,并通过NAND(NEND)输出控制清洁端子(CLR),并将其连接到十六进制的计算形式。
单个标签和十个非处方计数器是一个同步连接的放电模式,连接了单个被验证的计数器的载体(RCO)的控制终端十位计数器的十位计数器的柜台。
计数的状态为5 9 ,CO终端显示高功率。
在建模有关在信号源库中建模方波信号1 Hz的实验中创建方案后,用作仪表的时钟脉冲的来源。
图3 第二/分钟。
工作的特定过程如下:创建一个十六进制计数器,如主EWB接口所示,关闭建模开关,在计数器上测试后,确定计数器很好。
虚场,在“图”菜单中选择“创建子”。
时间的第二/分钟时间,如图4 所示,图4 ,时间连接部。
同步增量表2 4 /1 2 数字系统可以实施笔记本。
如图4 所示。
在明确的和十数米的图中显示了与十进制计数的形式相关联,并且使用了同步测试。
通过两个部分的nand2 控制,选择一个十位米的输出端子QB和单弯仪表的输出QC端子。
清理以实现二元增量。
当输出条件为001 001 00时,立即解码的反馈为零。
和门Nand1 当仪表的输出条件为0001 001 0时,直接解码反馈为零,实施增长计算,敲出Q,选择NAND2 输出和NAND1 输出,实现增量正交的转换。
该计数器用作计数仪表来计数子批判。
图6 ,2 4 /1 2 时序方案。
作为一个六翼的底座,如图7 所示。
在图8 中 同步增量仪分别形成第二个计时器和一个分钟计时器。
第二,分钟和临时计数器是同步连接的。
当引入时,该主题意识到他意识到了时间表和子局部的时间。
对于图中显示的数字电子时钟电路,为了额外简化电路,连接嵌套函数也可用于将电路转换为虚拟的框架,以更高的水平变为较高的水平,以成为次数的电子电子观看和使用图8 中显示的投资码头电子时钟图,以及上面创建的各种连接 2 4 /1 2 位计数方案保存在用户组件库中。
-s -Cikes可以直接引起,以使系统更方便,更快。
参加真实实验时,您可以在信号源库中直接选择第二个方波脉冲作为数字手表的第二个脉冲信号。
计时器将形成一个多用户生成器添加早晨,日期或日期,根据时钟显示以及时间报告电路以及工作时间和休息时间的显示,等等。
74LS147编码器逻辑真值表是什么
1 LS1 4 7 优先编码器的输入和输出终端在较低级别处于活动状态。所有九个输入中的所有输入均为1 个输入1 ,代表8 4 2 1 BCD编码的输出。
2 这是个好主意。
在不使用微控制器的情况下,使用数字电路实现它很容易。
使用1 0-4 线编码1 0按钮,将输出连接到BCD代码,然后使用7 4 LS2 4 7 解码器 /驱动程序。
号码键,单击数字管。
下表是7 4 LS1 4 7 的真实图表。
3 你是个好主意。
LS1 4 7 是优先编码器。
定义编码编码的Vancoded编码阀输出 忽略后续输入状态将被忽略。
i9 = 1 ,i8 = 1 ,i8 = 1 ,i8 = 1 ,i7 = 0,i7 = 0,i7 = 0,i7 = 0,i7 = 0,01 1 1 ,反向代码为1 ,000。